268 pages - juin 2021
ISBN papier : 9781784057725
ISBN ebook : 9781784067724

 
Effacer

– Papier (Collections classiques, Encyclopédie SCIENCES) :
Livraison offerte pour toute commande directe effectuée sur le site istegroup.com
Délai de livraison : environ deux semaines
Envois uniquement vers : France métropolitaine, Belgique, Suisse et Luxembourg
Impression en couleur
Un ebook de l’ouvrage (à l’exception des titres de l’Encyclopédie SCIENCES) est offert pour tout achat
de sa version papier sur notre site, il vous sera envoyé après la finalisation de votre commande
Offre non applicable aux librairies

– Ebook (Collections classiques, Encyclopédie SCIENCES, Abrégés) :
Prix réservé aux particuliers
Pour les institutions : nous contacter 
Nos ebooks sont au format PDF (compatible sur tout support)

Depuis 50 ans, le microprocesseur, forme moderne et intégrée de l’unité centrale, n’a cessé d’évoluer en termes d’intégration de fonctions, de puissance de calcul, de baisse de prix et d’économie d’énergie. Il est aujourd’hui présent dans la quasi-totalité des appareils électroniques. Bien connaître ses mécanismes internes et sa programmation est essentiel pour comprendre et maîtriser le fonctionnement d’un ordinateur et les concepts évolués de programmation.

Le microprocesseur 4 traite des deux premières générations de microprocesseurs, c’est-à-dire celles qui manipulent les entiers aux formats de 4 et 8 bits. Ce volume analyse les aspects logiciels de ce composant. Il présente le codage d’une instruction, les modes d’adressage et les caractéristiques principales de l’architecture du jeu d’instructions d’un composant générique. Il étudie également les deux manières d’altérer le flot d’exécution avec les concepts de sous-programme et d’interruption.

Des exemples puisés dans les technologies actuelles et anciennes illustrent et rendent accessibles les concepts théoriques.

 

Table des matièresAvant-propos

Chapitre 1. Codage et modes d’adressage
Chapitre 2. Jeu et classe d’instructions
Chapitre 3. Notions complémentaires
Chapitre 4. Sous-programme
Chapitre 5. Mécanisme d’interruption

Philippe Darche

Philippe Darche est maître de conférences en informatique à l’Institut universitaire de technologie (IUT) de Paris et chercheur au LIP6 de Sorbonne Université dans l’équipe Inria DeLyS.